HyperTransport
出典: フリー百科事典『ウィキペディア(Wikipedia)』
HyperTransport(ハイパートランスポート、HT)は、以前はLightning Data Transport(LDT)と呼ばれていたものであるが、双方向、シリアル/パラレル、広帯域、低遅延を特徴とするコンピュータバスであり、2001年4月2日に導入された。HyperTransportコンソーシアムはHyperTransportテクノロジの普及と開発に努めるようになった。この技術はx86プロセッサではAMDとトランスメタ、MIPSアーキテクチャではPMC-Sierra、Broadcom、Raza Microelectoronics、PCチップセットではATI Technologies、NVIDIA、VIA、SiS、ULi/ALi、AMD、アップルコンピュータ、HP、サーバーではHP、サン・マイクロシステムズ、IBM、IWill、ハイパフォーマンスコンピューティングではクレイ、Newisys、PathScale、ルーターではシスコシステムズが用いている。このリストには半導体メーカーの巨人インテルがまったく入っておらず、Intelはいまだ共有バスアーキテクチャを使い続けている。
目次 |
[編集] 背景
[編集] HyperTransportコンソーシアム
- 詳細はHyperTransportコンソーシアムを参照。
[編集] 概要
HyperTransportには3つバージョンがある。1.0、2.0そして3.0である。これらは(33ないし66MHzで動作するPCIと比較して)200MHzから2.6GHzまで動作する。このバスはDDR、「Double Data Rate」接続され、クロック信号の立ち上がりと立ち下りの両方でデータを送信する。これにより、2.6GHz動作時に最大毎秒5200M回送信が可能である。この周波数は自動的に調整される。
HyperTransportは2つの2bitラインから2つの32bitラインまであることから、ビット幅を自動的に調整する機能をサポートしている。フルサイズ、フルスピードで双方向に32bit接続すると、20,800MBytes/s(5200MT/s * (32bit / 8))もの送信速度が出る。これは多くの既存の標準バスよりもかなり速い。また一つのシステム内で様々なバス幅を混在させることができる(例えば1x16の代わりに2x8など)。これにより、メインメモリとCPU間にはより高速な接続を用い、周辺機器同士にはより遅い接続を用いることができる。また、HyperTransportは他のバスと比較してかなり低い遅延を誇っている。
HypertTransportはパケットベースであり、物理的な接続幅にかかわらず、それぞれのパケットは32bitワードの組み合わせで構成されている。パケットの1ワード目は常にコマンドワードである。もしパケットにアドレスが含まれていたならば、コマンドワードの最後の8bitは次の32bitワードとつながって40bitアドレスを構成する。64bitアドレッシングが必要な時には、追加の32bitコントロールパケットによって可能になる。1パケット内の32bitワードはデータペイロードである。転送は実際の長さにかかわらず、常に複数の32bitにパディングして行われる。
HyperTransportパケットはbit timeとして知られるセグメント内に入れられる。パケットが必要とするbit timeの数は相互接続のバス幅に依存する。HyperTransportはシステム管理メッセージを発生、シグナル割り込み、デバイスやプロセッサを調整するためのプローブ発行、汎用I/Oやデータトランザクションに使うことができる。また、posted writeとnon-posted writeの2つの異なるwriteコマンドを使うことができる。Posted writeはターゲットからのレスポンスを必要としないwriteコマンドである。これはUMAトラフィックやDMA転送のような広帯域のデバイスに通常用いられる。Non-posted writeは受信側から「ターゲット動作完了」のレスポンスを受け取ることを必要とする。読み出しもまた受信側がreadレスポンスを発生させる。
また、HyperTransportはACPIに準拠することでパワーマネジメントを強くサポートしている。このことにより、プロセッサのスリープ状態(C state)が変化することによって、デバイスの状態(D state)を変化させる信号を出すことができることを意味する。すなわちCPUがスリープしたらディスクの電源を切ることができる。
電気的には、HyperTransport/LDTは2.5V動作のLow Voltage Differential Signaling(LVDS)に似ている。
HyperTransportを意味するHTとPentium 4ベースのマイクロプロセッサの特徴としてIntelのHyper-Threadingを意味するHTとの間で消費者の間で混乱があった。Hyper-ThreadingはHyper-Threading Technology(HTT)ないしHT-Technologyとして知られている。この潜在的な間違えやすさのために、HyperTransportコンソーシアムは常に「HyperTransport」として表記するようにしている。
[編集] HyperTransportの適用例
[編集] フロントサイドバスの置き換え
HyperTransportの主要な用途はフロントサイドバスの置き換えである。フロントサイドバスは現在すべてのマシン(もしくはそれらのシステムのいくつか)で異なっている。例えば、PentiumはPCIバスに接続することはできない。システムを拡張するために、フロントサイドバスはAGPやPCIのような様々な標準バス用のアダプタを通して接続しなければならない。これらは普通各々のコントローラの機能の中に含まれていて、ノースブリッジやサウスブリッジとして呼ばれている。
理論上、HyperTransportで実装された大方のコンピュータは、速いと同時に柔軟性に富んでいる。PCIとHyperTransportを変換するチップはHyperTransportを使用可能などのマイクロプロセッサでも動作できるであろうし、これらのプロセッサでPCIカードを用いることも可能である。例えば、NVIDIAのnForceチップセットはノースブリッジとサウスブリッジを接続するのにHyperTransportを用いている。
[編集] マルチプロセッサ間接続
HyperTransportの別の用途として、NUMAマルチプロセッサのチップ間接続がある。AMDはOpteronとAthlon 64のプロセッサ商品群にDirect Connect Architectureの一部として独自のキャッシュコヒーレンシー拡張を持つHyperTransportを使用している。NewisysのHORUS接続はこの考えをより大きなクラスターマシンに拡張したものである。
[編集] ルーターないしスイッチバスの置き換え
また、HyperTransportはルーターやスイッチ内でバスとしても用いられる。ルーターやスイッチは複数の接続ポートを持ち、できる限り速くポート間でデータをやりとりしなければならい。例えば、4つの100MBit/sのポートを持つイーサネットルーターは800MBits/sより速いバスが必要である(100MBit/s * 4ポート * 2 方向)。HyperTransportはこの用にに必要とされる帯域よりは遥かに高速である。
[編集] HTXとコプロセッサ間接続
CPUとコプロセッサとの間の帯域の問題はいつも実用的な実装を行う際の悩みの種となってきた。この問題が公にならないまま数年後、近年導入されたHyperTransportインタフェースを用いて設計された拡張用は、HyperTransport eXpansion(HTX)として知られる。16レーンのPCI Expressスロットと同じ機構のコネクタを用いており、HTXは挿入されたカードがCPUへの直接アクセスとシステムRAMへのDMAアクセスができるように開発された。近年、HyperTransportバスにアクセスできるFPGAが現れており、コプロセッサはマザーボード上での最優遇住人となってきている。主要なメーカー(AlteraとXilinx)の両方が出している現世代のFPGAはHyperTransportを直接サポートしており、IPコアも使うことができる。 しかし、HTXの仕様では、HyperTransportデバイスはHTXコネクタを通してHyperTransportの最大スループットのたった1/4しか通信できない。これは、32bit、2.8GHzで動作可能な初期のSamtecコネクタにもかかわらず、16bitのPCI Expressコネクタを使って1.4GHzにクロックを落として使っているようなものである。
[編集] 実装
- AMD AMD64とDirect Connect ArchitectureをベースとしているCPU
- OpenCoreプロジェクト(MPLライセンス)からリリースされているht_tunnel
- AMD プロセッサ向けのATI Radeon Xpress 200
- NVIDIA nForce Professional MCP(メディアおよび通信プロセッサ)
- ServerWorks HT-2000 HyperTransport SystemI/Oコントローラ
- PowerPC G5搭載アップルデスクトップPC
[編集] 外部リンク
カテゴリ: 翻訳中 | インターフェイス規格 | コンピュータバス規格